您的(de)位置: 主頁 > 新聞中心 > 行(xíng)業(yè)資訊

PCB設計(jì) - PCB繪圖技(jì)巧

行(xíng)業(yè)資訊 / 2021-12-07 ≥$10:37

PCB設計(jì) - PCB繪圖技(jì)巧
 
 1、pcb原理(lǐ)圖庫隻要(yào)相(α•λ§xiàng)應的(de)管腳有(yǒu)就(jiù)可(kě)以,其他(tāλλ&©)并無限制(zhì)。
 
2、原理(lǐ)圖庫的(de)管腳标數(shù)和(hé)pcb圖₹ ₩庫的(de)管腳是(shì)一(yī)一(yī)對(duì)應的(de)™β÷
 
3、畫(huà)pcb圖庫的(de)時(shí)候,元件(jiàn)的(de)±£✔±長(cháng)寬要(yào)适當,可(k♥≠¶ě)以設置格子(zǐ)的(de)大(dà)小(xiǎo)來(l‌∞♦ái)便于設置畫(huà)出pcb圖庫的(de)大(dà)小(x >®→iǎo)。管腳的(de)标數(shù)是(shì)和(hé)原♦π理(lǐ)圖庫是(shì)一(yī)一(yī)對(©₹$©duì)應的(de)。
 
4、畫(huà)原理(lǐ)圖庫的(de)時(shí)候,元件(jiàn≈÷)必須擺放(fàng)在畫(huà)闆中心,再保存。否則話(huà)pcb原♠±♥理(lǐ)圖的(de)時(shí)候,器(qì✘♣♣)件(jiàn)總是(shì)拖不(bù)進去(qù)。
 
5、畫(huà)pcb圖庫的(de)時(shí)候要(yào)設置參考點,≈₽否則在生(shēng)成的(de)印制(£££zhì)電(diàn)路(lù)闆的(de¶∑)時(shí)候,元件(jiàn)一(yī)拖,總是(shì)'€往外(wài)面跑。
 
(快(kuài)捷鍵:E,F,L或E,F,C,或E,•&ΩF,P).保存即可(kě)。
 
6、畫(huà)pcb庫的(de)時(shí)候,可(kě)以通∑®φ(tōng)過向導來(lái)畫(huà)。步驟:工 ≤(gōng)具---元器(qì)件(jiànσ&±)向導。
 
可(kě)以直接設置管腳數(shù)目機( λΩ₩jī)管腳距離(lí),十分(fēn)方∑←÷便.(有(yǒu)的(de)軟件(jiàn)沒有(yǒu)工↕ ↑(gōng)具---元器(qì)件(jiàn)向導這γ&π(zhè)一(yī)項)
 
7、當左邊的(de)project欄弄丢後,可(kě)點擊system,$'選擇project即可(kě)。
 
8、話(huà)pcb圖庫的(de)時(shí)候,畫(h>≠¥uà)元器(qì)件(jiàn)的(de)↓€邊框:
 
選中top Overlay,在place--line∞ ,可(kě)以畫(huà)出黃(huáng)顔色的(de)元器(qì)件(✘σ☆jiàn)的(de)外(wài)殼。若要(yào)畫(huà)圓弧,可(kě↓αφ)以在place裡(lǐ)面選擇圓弧即可(kě)。
 
9、打印的(de)時(shí)候,若隻有(yǒu)焊盤,沒有(y↕∞$ǒu)線路(lù),是(shì)因為(w" ±<èi)沒有(yǒu)把相(xiàng)應>♦♦的(de)層選中。選中即可(kě)。
 
10、在使用(yòng)netlable的(de)時(shí)候,α♥♠≥注意相(xiàng)應的(de)lable名以一(yī)®≥定要(yào)和(hé)相(xiàng)應的(de)管腳連接上(shàng)(€↑& 出現(xiàn)紅(hóng)色的(de)XX)。
 
11、最後畫(huà)出的(de)pcb圖和(hé)sch圖一(☆$yī)定要(yào)備份。
 
12、将所畫(huà)的(de)的(de≤✘ )庫文(wén)件(jiàn)添加到(dào)一(yī)個(gè)庫裡(l≤© ¶ǐ)面:
 
在library中的(de)庫文(wén)件(jiàn)中,右擊§™'任意一(yī)個(gè)文(wén)件(jiàn),edit footpr'≥©int--tools--new component,比₹≤γ£如(rú)要(yào)加入555的(de)schb£≤ ib文(wén)件(jiàn),輸入555,點擊确定。打開(kāi)555sc<≥>h.lib文(wén)件(jiàn)E--C( ÷→®** ),打開(kāi)準備作(zuò)為(wèi)大(d®✘λà)庫的(de)文(wén)件(jiàn),E--P(粘貼Ω±),然後保存即可(kě)。再打開(kāi)大(dà)庫文(wén)件≠¥™(jiàn),即發現(xiàn)555.schlib已經加入了(le)。
 
13、自(zì)己畫(huà)schlib時(shí)¶π一(yī)定要(yào)注意元件(jiàn)的(de)管腳的(de§★↔♣)designator是(shì)數(shù<↓Ω)字,及管腳序号,而display name是(shì)管教的(♦★↓​de)名字,可(kě)以為(wèi)英文(wén)字符。如(rú✔¶α☆)果搞反,最後生(shēng)成的(de)pcb文(wén)件(jià≈§✘↑n)中該芯片對(duì)應的(de)管腳就(ji¥$σ±ù)連不(bù)上(shàng)線。(但(dàn)是(shì)在先  前的(de)所有(yǒu)操作(zuò)中都(dōu)不(bù)會(hu≤φλì)出現(xiàn)問(wèn)題,所以一(yī)定要(yào)注意!!!∑£  !)
 
14、當自(zì)己的(de)sch圖畫(huà)↑♥好(hǎo)了(le)以後,發現(xiàn)需要(yào)對(duì)其中©¶σ某個(gè)sclib(原理(lǐ)圖庫文(wéσε≈‌n)件(jiàn))進行(xíng)修改, ÷"修改後,在schlib的(de)界面下(xià),點擊t≤↑ools--update sche ** tics,畫(huà)好(hǎo✘&)的(de)sch原理(lǐ)圖文(wén)件(jiàn)中相(xiàng)↕₩↑§應的(de)元件(jiàn)将自(zì)動 ÷進行(xíng)修改!
 
15、用(yòng)向導畫(huà)pcbl&™ib庫文(wén)件(jiàn):
 
File->open,選中并打開(≈÷πkāi)某*.pcblib庫文(wén)件(jiàn),tools->n≈$§εew component,就(jiù)會(huì)出現(xiàn)繪制(zhìβ≠)pcb庫的(de)向導,根據向導的(de<∞)提示 ,可(kě)以選擇DIP,SOP,BGA等等封裝類型,↑₽選中類型後,可(kě)以設置管腳的(de)長(ch'₹↓♣áng)寬和(hé)邊框距離(lí)、管腳數(shù)₩©量、管腳間(jiān)距等信息,設置好(hǎo)後,pcb庫基本ok
 
16、滴淚效果的(de)實現(xiàn):tools->≠♥↕;teardrops
 
17、漏線檢查,report->board infor ** ti  £®on->general->report φ♥勾選上(shàng)routing infor ** tionφ₹♥ 确定即可(kě)。
 
18、找出原理(lǐ)圖中連接上(shàng),但(dàn)是(∞♣shì)pcb中尚未連接的(de)線路(★ ∏lù)和(hé)元件(jiàn):tools->rule->desγ>Ωigne rule check
 
19、繪制(zhì)圓弧形線路(lù):Shift+Space将走線方式>αβ更改至Any Angle(任意角度)後即可(kě)♣≤拉斜線。
 
20、由繪制(zhì)圓弧變成繪制(zhìδ≤)斜線:右鍵->preference-> '≥∏;protel pcb->default 選中angular dim✔‌®≤ension,reset 即可(kě)。
 
21、将pcb元件(jiàn)任意角度擺放α"λ∏(fàng):雙擊元器(qì)件(jiàn)之後有(yǒu)Ω&一(yī)個(gè)參數(shù),叫Rotatio←±✘∞n 就(jiù)是(shì)旋轉角度,選擇你(nǐ)需要(yào)的(dφ×e)角度即可(kě)
 
22、繪制(zhì)pcb把元件(jiàn)拖到(dào)pcb區(q₩÷☆∞ū)域時(shí),必須關掉輸入法軟件(jià←δ♠n),比如(rú)搜狗拼音(yīn),不(bù)然擺放(fàn ®<g)元器(qì)件(jiàn)很(hěn)難把元&'件(jiàn)拖到(dào)pcb區(qūγγ)域!!!!
 
23、做(zuò)熱(rè)轉印pcb,≈✘打印的(de)時(shí)候過孔也(yě)打印出來(lái),焊盤"​§☆不(bù)再是(shì)實心的(de):file->page↓♣ setup->advance-&₩←Ωgt;pinout 中的(de)hole↔±s勾勾上(shàng)。
 
24 ,選中原件(jiàn),點擊M,選擇改變X,Y位移,可(kě​ε∞)以對(duì)原件(jiàn)進行(xí≠≠≤ng)精确移動
 
25,選中想要(yào)移動的(de)原件(jiàn),點擊M,然後<≈點擊S,可(kě)以對(duì)原件(jiàn £)進行(xíng)整體(tǐ)移動
 
25. 測量距離(lí)快(kuài)捷←φ鍵:ctrl + M
 
26. 更改元件(jiàn)所在的(de)層,在拖動元件(jiàn)的(de£✘β)過程中,點擊 L
 
27. 如(rú)果想在鋪地(dì)的(de)時≈∏Ω&(shí)候讓PCB的(de)某個(gè)領域不(bù)鋪地(dì),可ו(kě)以用(yòng)keep-out-layer層畫(hu≥σ∞φà)一(yī)個(gè)矩形區(qū)域覆蓋目标區(qū)域,然₽®後在鋪地(dì)。之後去(qù)掉keep- ¶αout-layer層之後即可(kě)。
 
PCB繪圖時(shí),錯(cuò)誤提示的(de)解決辦法§♠
 
PCB繪圖時(shí),使用(yòng)ERC出現(xiàn)&ldqu≥αo;Multiple Net Identifiers”¥¥>錯(cuò)誤提示:

解決辦法:可(kě)能(néng)是(shì)由于不(bù)同>§←"的(de)網絡标号連在了(le)一(yī)起,或同一(yδ↔$ī)根連線上(shàng)給了(le)不(bù)同的(de)網絡标号。®←¥✔

如(rú)果為(wèi)單張原理(lǐ)圖,在圖上(shàng)查找帶有(y$©ǒu)錯(cuò)誤标号的(de)位置即可(kě);₹Ω為(wèi)多(duō)張原理(lǐ)圖時(shí),要(yφ ào)查找所有(yǒu)圖;尤其是(shì)'"ελ多(duō)層原理(lǐ)圖時(shí),很(hěn∑€)有(yǒu)可(kě)能(néng)錯(cuò)誤是(shì)在子÷₩(zǐ)圖中。

1.原理(lǐ)圖常見(jiàn)錯(cuò)誤:

(1)ERC報(bào)告管腳沒有(yǒu₽©)接入信号。

a. 創建封裝時(shí)給管腳定義了(le)I/O屬性。譬如(©γ​rú),把輸入端口和(hé)輸出端口連在一(yī)↔‌©起就(jiù)會(huì)報(bào)錯(cuò)。其實,若不(bù)₩→λ用(yòng)protel做(zuò)電(dià®$‍ n)路(lù)仿真,就(jiù)無需對(duì)管腳∞•↑的(de)I/O屬性進行(xíng)定義。

b. 建元件(jiàn)或放(fàng)置元件(jiàn)時(shí)修改了(λ¥✔le)不(bù)一(yī)緻的(de)grid屬性,管腳與線沒有(yǒ≥÷♥€u)連上(shàng)。

c. 建元件(jiàn)時(shí)pin方向反向,必須非±​ ♠pin name端連線。

(2)ERC報(bào)告重複的(de)網≈↑£>絡标号(Error:  Multi'‍π∞ple Net Identifiers)。

可(kě)能(néng)是(shì)由于不(bù)同的(de)網↔¶≤絡标号連在了(le)一(yī)起,或同一(yī)根連線上(shàngπ≤©$)給了(le)不(bù)同的(de)網絡标号。需要←σ∏(yào)注意的(de)是(shì),PROTEL指出的(de)錯(c£←uò)誤處不(bù)一(yī)定是(shì)真正的(de)錯(™÷✔cuò)誤處,也(yě)可(kě)能(néng)錯(cuε♠ò)在其他(tā)的(de)原理(lǐ)圖上(shàng)(若是(sh↓±ì)層次電(diàn)路(lù)圖時(shí))

(3)元件(jiàn)跑到(dào)圖紙(zhǐ)界外(wài):沒有(y<‍ǒu)在元件(jiàn)庫圖表紙(zhǐ)中心創建元件(jiàn)。

(4)創建的(de)工(gōng)程文(wén)件(jiàλ∞n)網絡表隻能(néng)部分(fēn)調入pcb:生(shēng₹♥)成netlist時(shí)沒有(yǒu)選擇為(wè ‍i)global。

(5)當使用(yòng)自(zì)己創建的(de)多(du♣'​ ō)部分(fēn)組成的(de)元件(jiàn)時₽®(shí)a,千萬不(bù)要(yào)使用(yòng)annotate。Ω↓σ→

2.PCB中常見(jiàn)錯(cuò)誤:

(1)網絡載入時(shí)報(bào)告NODE或FootPrint≤‌Ω沒有(yǒu)找到(dào)。

         a.×‍ 在裝載網絡表時(shí),事(shì)先沒有(yǒu)加✘≈α載對(duì)應的(de)PCB封裝庫。

     ≈π    b. 原理(lǐ)圖中的(de)元件(jiσ♥↔'àn)使用(yòng)了(le)pcb庫中沒有(yǒu)的(de)封裝。

         c. 原σ≥∞£理(lǐ)圖中的(de)元件(jiàn)使用(yòng)了(le)↔δ♠pcb庫中名稱不(bù)一(yī)緻的(de)封裝。

       "π  d. 原理(lǐ)圖中的(de)元件(jiàn)使用(yòng↑≥→¶)了(le)pcb庫中pin number不(b×€π♠ù)一(yī)緻的(de)封裝。如(rú)三極管:sch中pin numb∞↑λ→er 為(wèi)e,b,c, 而pcb中為(wèi)1,2,3;二極管:s↑δch中pin number 為(wèi)a,k,而pcb中為(wèi)1,2 ☆,改成一(yī)緻就(jiù)可(kě)'→®↓以了(le)。
 
(2)在PCB中導入元器(qì)件(jiàn)後,發現(xiàn)個(gè<∞)别器(qì)件(jiàn)不(bù)在顯示屏範圍內→♥© (nèi),即時(shí)縮小(xiǎo)圖紙(zhǐ)顯示比α★ ‌例,也(yě)看(kàn)不(bù)到(dào),這(zhè)往往是(s Ω••hì)因為(wèi)在創建PCB元器(qì)件(jiàn)封裝時(shí)€α®沒有(yǒu)設定參考點所緻,一(yī)般地(dì),&σ § ldquo;setreffrence”到(dào)&ldqu₹← $o;pin 1”即可(kě)。

3. 複制(zhì)局部ProtelSch原理(lǐ)圖,想把↓α≤它貼到(dào)Word裡(lǐ)方法如(rú)下(xià™∞)(針對(duì)protel 99,protel dxp應可(kě)£₽✘Ω以類比,未試過):tools-preferences-graphic÷ al editing:add template to clipb¶ ​oard的(de)選項,去(qù)掉它就∞✔"(jiù)可(kě)以了(le)。

4. 關于走線寬度

系統默認走線為(wèi)10mil,一(yī)般可(kě)以設®‍≥到(dào)8mil,再細的(de)話(huà)(如(rú)>✘低(dī)于6mil),一(yī)般性的(de)小(xiǎ★&&Ωo)電(diàn)路(lù)闆廠(chǎng)家(jiā)就(jiù♣™)不(bù)能(néng)制(zhì)造了<α(le),找大(dà)廠(chǎng)做(zuò)成本就(j×₩↕iù)高(gāo),具體(tǐ)情況具體(t¥'α"ǐ)衡量。注:100mil(英制(zhì))=2.$←€ 54mm(公制(zhì))